在DAC0832內(nèi)部管腳11(Ioutl)和管腳8(Vref)之間連接的是R~2R倒T型電阻譯碼網(wǎng)絡(luò)的等效電阻Req,這個(gè)阻值通過(guò)DAC0832的8位數(shù)字量輸入端可控,將該電阻連接在運(yùn)算放大器AD823的輸出端(管腳1)和反相輸入端(管腳2)之間,成為可控反饋電阻Rf。在DAC0832內(nèi)部管腳9(Rfb)與管腳1 I(Ioutl)之間跨接的電阻Rfb恰好成為運(yùn)放反相輸入端與輸入信號(hào)源之間的外接電阻,從而使運(yùn)放組成一個(gè)典型的反相比例運(yùn)算放大器。
3.2.5電壓比較模塊Ⅲ
電壓比較電路的作用是準(zhǔn)確地確定超聲波接收時(shí)間,同時(shí)產(chǎn)生一個(gè)上升沿觸發(fā)信號(hào),用此信號(hào)對(duì)主計(jì)時(shí)器進(jìn)行觸發(fā),停止計(jì)時(shí)。超聲波接收信號(hào)經(jīng)過(guò)放大、濾波等處理后,進(jìn)入電壓比較電路。在有效波峰值采用保持電路~節(jié)中,電壓比較電路的門(mén)檻電壓不能選擇理想的0V,所以本系統(tǒng)中電壓比較模塊的門(mén)檻電壓選擇+O.2V。圖3-18即為FPGfl計(jì)時(shí)器邏輯控制時(shí)序圖,圖中CPU驅(qū)動(dòng)信號(hào)為超聲波觸發(fā)脈沖群信號(hào),同時(shí)也為FPGk計(jì)數(shù)器啟動(dòng)信號(hào)。接收允許信號(hào)為模擬開(kāi)關(guān)的控制信號(hào),屬于一種抗干擾設(shè)計(jì),只有在接收信號(hào)進(jìn)入比較電路的時(shí)間段內(nèi)系統(tǒng)才打開(kāi)接收控制。D+O.2是指比較器門(mén)檻電壓為+O.2V時(shí)從比較器輸出的信號(hào),用這個(gè)信號(hào)的上升沿作為FPGA計(jì)時(shí)器計(jì)時(shí)停止的觸發(fā)信號(hào)。
超聲波流量計(jì)